AD9517-21提供多路输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为2.05 GHz至2.33 GHz。也可以使用高达2.4 GHz的外部VCO/VCXO。
AD9517-2具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。
AD9517-2具有四路LVPECL输出(分为两对)和四路LVDS输出(分为两对)。可以将每路LVDS输出重新配置为两路CMOS输出。LVPECL输出的工作频率达1.6 GHz,LVDS输出的工作频率达800 MHz,CMOS输出的工作频率达250 MHz。
对于需要额外输出的应用,可使用AD9520和AD9522,二者具有晶振基准电压输入、零延迟或用于启动时自动配置的EEPROM。此外,AD9516和AD9518特性与AD9517相似,但输出组合不同。
每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。LVPECL输出的分频范围为1至32。LVDS/CMOS输出的分频范围最高可达1024。
AD9517-2提供48引脚LFCSP封装,可以采用3.3 V单电源供电。将电荷泵电源(VCP)与5V电压相连时,可以使用外部VCO,它需要更宽的电压范围。独立的LVPECL电源可以为2.5 V至3.3 V(标称值)。
AD9517-2的额定工作温度范围为−40°C至+85°C工业温度范围。
应用
- 低抖动、低相位噪声时钟分配
- 10/40/100 Gb/s网络线路卡,包括SONET、同步以太网、OTU2/3/4
- 前向纠错(G.710)
- 为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
- 高性能无线收发器
- 自动测试设备(ATE)和高性能仪器仪表
- 低相位噪声锁相环(PLL)
片内VCO的调谐频率范围为2.05 GHz至2.33 GHz - 可选外部VCO/VCXO,最高达2.4 GHz
- 1路差分或2路单端参考输入
- 参考监控功能
- 自动恢复和手动参考
切换/保持模式 - 支持最高250 MHz的LVPECL、LVDS或CMOS基准
- 可编程PFD路径延迟
- 可选数字或模拟锁定检测
- 可以将每路LVDS输出重新配置为两路250MHz CMOS输出
- 2对1.6 GHz LVPECL输出
每对输出共用1至32分频器和粗调相位延迟
加性输出抖动:225 fs均方根值
通道间偏斜成对输出小于10 ps - 2对800 MHz LVDS时钟输出
每对输出共用两个1至32级联分频器和粗调相位延迟
加性输出抖动:275 fs均方根值
可以精调每路LVDS输出的延迟(Δt) - 上电时所有输出自动同步
- 提供手动输出同步
- 采用48引脚LFCSP封装
AD9575
AD9571
AD9552
AD9572
AD9573
AD9551
AD9516-5
AD9522-1
AD9522-2
AD9522-5
AD9520-0
AD9520-1
AD9520-2
AD9520-3
AD9520-4
AD9520-5
AD9522-0
AD9522-3
AD9522-4
AD9518-0
AD9518-1