AD9644是一款14位双通道模数转换器(ADC),配有一个高速串行输出接口,采样速度可为80 MSPS或155 MSPS。
该器件旨在为高性能、低成本、小尺寸、多功能通信应用提供解决方案。JESD204A高速串行接口可降低电路板布线要求,并减少接收器件所需的引脚数量。
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽、差分采样保持模拟输入放大器,支持用户可选的各种输入范围。集成基准电压源可简化设计。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器保持出色的性能。
默认情况下,ADC输出数据直接路由至两个外部JESD204A串行输出端口,这些输出设置为CML电平。该器件支持两种模式,以便可以通过一条或两条数据链路发送输出编码数据。(L = 1;F = 4或L = 2;F = 2)每个通道均具有独立同步输入(DSYNC)。
需要时,灵活的掉电选项可以明显降低功耗。
设置与控制的编程利用三线式SPI兼容型串行接口来完成。
AD9644采用48引脚LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。
该产品受美国专利保护。
应用
- 通信
- 分集无线电系统
- 多模式数字接收机(3G和4G)
GSM、EDGE、W-CDMA、LTE、
CDMA2000、WiMAX、TD-SCDMA
- I/Q 解调系统
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声设备
产品特色
1.片内PLL允许用户提供单个ADC采样时钟,数据速率时钟由PLL乘以该ADC采样时钟产生。
2.当每个ADC使用专用数据链路时,可配置的JESD204A输出模块支持每通道高达1.6 Gbps的数据速率;当两个ADC共享一条数据链路时,数据速率可高达3.2 Gbps。
3.专有差分输入在最高250 MHz的输入频率下仍保持出色的信噪比(SNR)性能。 4.采用1.8 V单电源供电。
- JESD204A编码串行数字输出
- 信噪比(SNR):73.7 dBFS(70 MHz、80 MSPS)
- 信噪比(SNR):71.7 dBFS(70 MHz、155 MSPS)
- 无杂散动态范围(SFDR):92 dBc(70 MHz、80 MSPS)
- 无杂散动态范围(SFDR):92 dBc(70 MHz、155 MSPS)
- 低功耗:423 mW (80 MSPS);567 mW (155 MSPS)
- 1.8 V电源供电
- 中频采样频率达250 MHz
- 1至8整数输入时钟分频器
输入噪声:−148.6 dBFS/Hz(180 MHz、80 MSPS) - 输入噪声:−150.3 dBFS/Hz(180 MHz、155 MSPS)
AD9628-105
AD9628-125
AD9634-170
AD9634-210
AD9634-250
AD9642-170
AD9642-210
AD9642-250
AD9648-105
AD9648-125
AD8283
AD9434-370
AD9434-500
AD9484
AD9613-170
AD9613-210
AD9613-250
AD9643-170
AD9643-210
AD9643-250
AD9284
AD9286