登录/注册

VITERBI译码器

更多

译码器定义

译码器1. 译码器定义译码器是一种用以检测输入位(码)的特定组合是否存在,并以特定的输出电平来指示这种特定码的存在的数字电路。——《数字电子技术

2021-12-07 09:37:27

基于FPGA的Viterbi译码器该怎样去设计?

译码器有哪些功能?Viterbi译码器是由哪几部分组成的?

2021-05-07 07:28:33

浅谈FPGA的指针反馈式低功耗Viterbi译码器设计

为了满足复杂的无线通信系统功耗以及性能要求,提出并设计了一种指针反馈式Viterbi译码器。该译码器使相邻时刻的

2021-04-28 09:35:41

38译码器文件资料

38译码器文件资料

资料下载 zxq0106 2022-06-06 14:23:07

关于Actel 的FPGA的译码器的VHDL源代码

关于Actel 的FPGA的译码器的VHDL源代码(通信电源技术期刊2020年第14期)-关于Actel 的FPGA的译码器的VHDL源代码。适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

资料下载 李杰 2021-09-16 15:18:01

基于FPGA的800Mbps准循环LDPC码译码器

基于FPGA的800Mbps准循环LDPC码译码器

资料下载 佚名 2021-06-08 10:31:31

如何使用FPGA实现跳频系统中的Turbo码译码器

给出了跳频系统中 Turbo码译码器的FPGA( field programmable gate array)实现方案。译码器采用了MaxLog-map译码

资料下载 佚名 2021-04-01 11:21:46

动态数码管动态显示数字不带译码器和带译码器的程序免费下载

本文档的主要内容详细介绍的是动态数码管动态显示数字不带译码器和带译码器的程序免费下载。

资料下载 佚名 2019-05-10 17:59:44

采用可编程逻辑器件的译码器优化实现方案

,是卷积码的最佳译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能评价指标主要有

2020-08-11 17:41:23

基于XC6SLX16-2CSG-324型FPGA实现Viterbi译码器的设计

记(n0,k0,m)为卷积码编码器,该编码器共有2k0×m个状态,Viterbi译码器

2020-07-15 20:53:51

基于FPGA的Viterbi译码器算法该怎么优化?

由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和

2019-11-01 08:05:38

基于FPGA的指针反馈式低功耗Viterbi译码器的性能分析和设计

随着现代无线通信系统日益复杂化的发展,无线基带通信系统中各模块的实际性能、延时、功耗等参数成为基带设计的重要考虑因素。Viterbi译码器广泛应用于无线局域网和移动通信系统,并且作为基带系统的重要

2019-10-06 11:09:00

关于基于Xilinx FPGA 的高速Viterbi回溯译码器的性能分析和应用介绍

新一代移动通信系统目前主要采用多载波传输技术, 基带传输速率较3G 有很大提高, 一般要求业务速率能达到30 Mb/ s 以上。约束长度卷积码以及Viterbi译码器由于其性能和实现的优点, 在

2019-10-06 10:16:00

如何利用FPGA设计Viterbi译码器

增加一些监督码元,这些监督码与信码之间有一定的关系,接收端可以利用这种关系由信道译码器来发现或纠正错误的码元。

2019-08-15 06:12:00

通过采用FPGA器件设计一个Viterbi译码器

卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码

2019-04-24 08:29:00

7天热门专题 换一换
相关标签