×

设计具有整点报时和可校时带闹钟数字钟的数字电路实验资料免费下载

消耗积分:0 | 格式:doc | 大小:0.35 MB | 2019-08-29

那呀那

分享资料个

  一. 课设目的

  1. 掌握ewb仿真软件的使用

  2. 明确数字系统的概念与设计的一般流程,训练从事电子系统设计工作的基本技能。

  3. 掌握并熟练运用数字电路的基本知识

  二. 课设题目

  具有整点报时功能的可校时带闹钟数字钟

  三. 数字钟的组成和基本工作原理

  1.基本工作原理

  数字钟实际上是一个对标准频率进行计数的计数电路。它的计时周期是24小时,由于计数器的起始时间不可能与标准时间(如北京时间)一致所以采用校准功能和报时功能。

  数字中电路主要由译码显示器、校准电路、时电报路、时计数器、分计数器、秒计数器,振荡电路和单次脉冲产生电路组成。其中电路系统由秒信号发生器,“时”、“分”、“秒”计数器、译码器及显示器、校准电路、整点报时电路组成。“秒”信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,将标准“秒”信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用12进制计数器,可实现对12小时的计时,译码显示电路将“时”、“分”、“秒”计数器的输出状态通过显示驱动电路,七段显示译码器,在经过六位LED七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现低、高音报时。校准电路时用来对“时”、“分”、“秒”显示数字进行校对调整的,如图2-1所示多功能数字钟的组成框图。

 

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !