TI 公司的高速数字信号处理器TMS320C6000系列DSP支持并行处理, 采用甚长指令字 (VLIW) 体系结构, 内部设置有8个功能单元( 两个乘法器和6个ALU),8 个功能单元可并行操作, 最多可以在一个周期内同时执行八条32位指令。指令操作为“流水线”工作方式。应用高性能DSP 可以大大提高数据密集型应用系统的性能,能快速完成滤波、卷积、FFT等数字信号处理或进行更复杂的运算, 在现代信号数字化处理中有很好的应用前景。
由于内部结构上的差异,TMS320C6000系列与TMS320C54系列的引导方式有很大差别。在开发应用TMS320C6000系列DSP时, 许多开发者, 尤其是初涉及者对DSP ROM引导的实现有些困难, 花费许多时间和精力摸索。笔者结合开发实例, 介绍了实现外部存储器引导的具体方法。
DSP的引导过程
DSP系统的引导( BOOT)是指系统加电或复位时,DSP 将一段存储在外部的非易失性存储器的程序代码通过DMA方式拷贝到内部的高速内存中运行。这样既能扩展DSP有限的存储空间, 又能充分发挥DSP内部资源的效能。用户的代码也可以通过掩膜方式写入到DSP内部ROM中, 但这样受容量和价格的限制, 且不便于扩展和升级。
DSP的引导过程如下:
1) DSP复位后, 通过DMA方式将外部CE1空间的数据读入到内部程序空间地址0处, 读入数据的多少因芯片而异( TMS320C6712一次只拷贝1KB)。
2) DSP 推出复位状态, 开始执行内部程序空间地址0处的程序, 这段程序先将外部主程序数据读入到DSP内
部程序空间相应地址, 然后跳转到主程序运行。第一步是由芯片自动完成, 关键是第二步: 用户需要编写相应的汇编程序, 实现二次引导, 即用户主程序的装
载。引导失败的原因分析
(1)链接命令文件
链接命令文件定义了链接的参数, 描述系统生成的可执行代码各段的段名及映射到目标板的物理空间。当这些段的起始地址或段的长度编写错误时, 引导程序就可能发生错误。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !