为了校准相控阵雷达的接收信道,设计出一种基于DDS的弱信号源。采用单片机和FPGA控制DDS芯片AD9852产生脉冲线性调频与单频连续波信号,单片机的并口接口提供初始化DDS的寄存器设置, FPGA提供DDS的寄存器地址及控制信号,更主要的是提供时序控制脉冲触发信号源的输出和关断。结果表明,信号源可以输出幅度为-45 dBm、杂散优于70 dB的弱信号,完全满足校准相控阵雷达接收信道的性能要求,而且具有结构简单、可编程、可扩展、性能好、系统稳定及实用性强等优点。该设计同样适用于其他多信道接收工程。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !