模拟技术
pll是什么意思
PLL是指锁相环,是一种用于控制频率和相位的电路,它可以将一个输入信号的频率和相位转换成另一个输出信号的频率和相位,从而实现频率和相位的控制。
PLL是用于检测和跟踪输入信号的频率和相位,并将其转换为一个稳定的输出信号的技术。它可以用来改变输入信号的频率,以达到某种特定的目的。
pll锁相环参数
PLL锁相环参数设置主要包括输入信号的频率、相位偏移量、锁定时间、输出信号的频率和增益等。此外,还需要设置滤波器的参数,以确保输出信号的稳定性和准确性。锁相环的主要三大参数如下:
相位噪声:对一个给定载波功率的输出频率来说,相位噪声是载波功率相对于给定的频率偏移处(频率合成器通常定义1kHz 频率偏移)1-Hz 的带宽上的功率,单位为dBc/Hz @ offset frequency。锁相环频率合成器的带内相位噪声主要取决于频率合成器,VCO 的贡献很小。
相位噪声的测量需要频谱分析仪。注意一点,普通频谱分析仪读出的数据需要考虑分辨带宽的影响,并且频谱仪要具有Marker Noise 的功能,这样可以直接从频谱仪上得到Marker Noise(PN)的值,如果没有Marker Noise 的功能,则需要通过Marker 在指定偏移处测量噪声的值,然后再通过公式(MKR Noise = MKR Value - 10logRBW)得出相噪值。高端的频谱分析仪或相位噪声测试仪往往可以直接给出单边带相位噪声。
相位噪声是信号在频域的度量。在时域,与之对应的是时钟抖动(jitter),它是相位噪声在时间域里的反映。
参考杂散:锁相环中最常见的杂散信号就是参考杂散。这些杂散信号会由于电荷泵源电流与汇电流的失配,电荷泵漏电流,以及电源退耦不够而增大。在接收机设计中,杂散信号与其他干扰信号相混频有可能产生有用信号频率从而降低接收机的灵敏度。
锁定时间:锁相环从一个指定频率跳变到另一个指定频率(在给定的频率误差范围内)所用的时间就是锁定时间。频率跳变的步长取决于PLL频率合成器工作在限定的系统频带上所能达到的最大的频率跳变能力。
全部0条评论
快来发表一下你的评论吧 !