UCC24630 SR 控制器是一款高性能控制器和驱动器,用于用于次级侧同步整流的 N 沟道 MOSFET 功率器件。
控制器和 MOSFET 的组合模拟了近乎理想的二极管整流器。该解决方案不仅直接降低了整流器的功率耗散,而且还由于效率增益的复合而降低了初级侧损耗。
该 UCC24630 采用伏秒平衡控制方法,非常适合宽输出电压范围内的反激式电源,因为该器件不直接连接到 MOSFET 漏极。SR 驱动关断阈值不依赖于 MOSFET R DS(开) 这允许优化最大导通时间。此外,由于器件和布局电感引起的次级电流振铃不会影响 SR 关断阈值。
*附件:具有超低待机电流的 UCC24630 同步整流器控制器数据表 .pdf
UCC24630控制器提供可编程的误触发滤波器、在低功耗条件下自动切换到待机模式的频率检测器以及引脚故障保护。UCC24630 与 DCM、TM 和 CCM作兼容。
宽 VDD 工作范围、宽 VPC 电压和消隐时间编程范围,可用于各种反激式转换器设计。
特性
- 次级侧 SR 控制器,针对 5V 至 24V 反激式系统进行了优化
- 工作频率高达 200 kHz
- 伏秒平衡 SR 导通时间控制
- 最小化 MOSFET 器件和布局电感的影响
- CCM作兼容性
- 兼容 PSR 和 SSR 控制
- 自动低功耗检测和 110μA 待机模式电流
- 3.6 V 至 28 V 的宽 VDD 范围
- 具有 13V 箝位的轨到轨栅极驱动器
- 开路和短路引脚故障保护
参数

方框图

一、概述
UCC24630是一款专为5V至24V反激式系统设计的超低待机电流同步整流器(SR)控制器,适用于N沟道MOSFET功率器件。该控制器通过模拟接近理想二极管的整流行为,直接减少整流器的功率损耗,并提高整体系统效率。
二、主要特性
- 超低待机电流:具有110μA的待机模式电流,有助于降低轻载和待机条件下的功耗。
- 宽输入电压范围:VDD操作电压范围从3.6V至28V,兼容多种反激式转换器设计。
- 高效能:利用伏秒平衡SR导通时间控制,减少MOSFET器件和布局电感对次级电流的影响。
- 多种操作模式兼容:与断续导电模式(DCM)、过渡模式(TM)和连续导电模式(CCM)操作兼容。
- 保护功能:包括自动低功耗检测、开路和短路引脚故障保护等。
三、引脚配置与功能
UCC24630采用6引脚SOT23封装,各引脚功能如下:
- DRV:驱动输出,用于驱动外部同步整流N沟道MOSFET的栅极。
- GND:接地引脚,作为控制器的参考地和驱动输出的低侧返回。
- TBLK:时间空白引脚,用于选择VPC上升沿的空白时间,以防止DCM操作期间的假检测。
- VDD:偏置供电输入引脚,需连接一个精心放置的旁路电容到地。
- VPC:初级导通期间的电压引脚,连接至SR MOSFET漏极的电阻分压器。
- VSC:次级导通期间的电压引脚,连接至电源输出电压的电阻分压器。
四、应用
UCC24630适用于多种应用,包括:
- 5V至24V输出的反激式和正激式转换器
- USB-PD适配器和Type-C连接器充电器
- 智能手机和平板电脑充电器
- 笔记本电脑和超极本适配器
- 高效率辅助电源,用于服务器、桌面和家用电器
- 工业和医疗开关电源(SMPS)
五、典型应用电路
文件提供了AC-to-DC适配器(19.5V,65W)的典型应用电路图,详细说明了UCC24630与LM5023AC-to-DC准谐振初级侧控制器的配合使用,以及如何通过组件值计算来实现高效同步整流。
六、设计指南
- 布局建议:包括将VDD引脚通过高质量陶瓷旁路电容解耦到地、保持高电流/高频迹线尽可能短等。
- VPC和VSC引脚处理:VPC和VSC引脚与电阻分压器之间的迹线应尽可能短,以减少可能的噪声耦合。
- TBLK引脚配置:通过连接至地的编程电阻来设置,电阻值需根据所需的时间延迟进行调整。
七、电气特性
文件详细列出了UCC24630的电气特性,包括供电电流、UVLO阈值、驱动电阻、钳位电压等关键参数,以及在不同测试条件下的最小值、典型值和最大值。