CDCE937-Q1 和 CDCEL937-Q1 器件是基于锁相环 (PLL) 的模块化可编程时钟合成器。这些器件提供灵活的可编程选项,例如输出时钟、输入信号和控制引脚,以便用户可以将 CDCEx937-Q1 配置为必要的规格。
CDCEx937-Q1 从单个输入频率生成多达七个输出时钟,以节省电路板空间和成本。此外,通过多个输出,时钟发生器可以用一个时钟发生器替换多个晶体。这使得该器件非常适合 ADAS 中信息娱乐和摄像头系统中的主机和远程信息处理应用,因为这些平台正在发展成为更小、更具成本效益的系统。
*附件:cdcel937-q1.pdf
此外,每个输出都可以通过集成的可配置 PLL 在系统内针对高达 230MHz 的任何时钟频率进行编程。PLL 还支持具有可编程下行和中心扩展的扩频时钟 (SSC)。这提供了更好的电磁干扰 (EMI) 性能,使客户能够通过 CISPR-25 等行业标准。
使用三个用户定义的控制引脚访问频率编程和SSC的定制。这消除了控制时钟的额外接口要求。还可以根据用户的需求定义特定的上电和断电序列。
特性
- 符合汽车应用标准
- AEC-Q100 符合以下标准:
- 器件温度等级 1:–40°C 至 125°C 环境工作温度范围
- 设备 HBM ESD 分类 2 级
- 设备 CDM ESD 分类级别 C4B
- 系统内可编程性和EEPROM
- 串行可编程易失性寄存器
- 非易失性EEPROM存储客户设置
- 灵活的输入时钟概念
- 外部晶体:8MHz至32MHz
- 片内VCXO:拉动范围±150ppm
- 单端LVCMOS,最高可达160MHz
- 自由选择输出频率,最高可达 230 MHz
- 低噪声PLL内核
- 集成 PLL 环路滤波器组件
- 低周期抖动(典型值 60ps)
- 独立的输出电源引脚
- CDCE937-Q1:3.3V和2.5V
- CDCEL937-Q1:1.8V
- 灵活的时钟驱动器
- 三个用户可定义的控制输入 [S0/S1/S2];例如:SSC 选择、频率切换、输出使能或断电
- 为视频、音频、USB、IEEE1394、RFID、蓝牙™、WLAN、以太网™和 GPS 生成高精度时钟
- 生成与 TI-DaVinci™、OMAP™ 和 DSP 一起使用的通用时钟频率
- 可编程 SSC 调制
- 支持 0PPM 时钟生成
- 1.8V器件电源
- 宽温度范围 –40°C 至 125°C
- 采用 TSSOP 封装
- 用于轻松进行 PLL 设计和编程的开发和编程套件 (TI Pro-Clock™)
参数

1. 产品概述
- 型号:CDCE937-Q1(3.3V/2.5V输出)与CDCEL937-Q1(1.8V输出),为汽车级(AEC-Q100认证)可编程3-PLL VCXO时钟合成器,支持-40°C至125°C工作温度。
- 核心功能:通过单输入频率生成最多7路输出时钟(最高230MHz),集成低噪声PLL、可编程扩频时钟(SSC)及非易失性EEPROM存储配置。
2. 关键特性
- 输入灵活性:支持外部晶体(8MHz-32MHz)、LVCMOS时钟或VCXO控制(±150ppm调谐范围)。
- 输出配置:独立供电引脚(1.8V/2.5V/3.3V),每路输出可编程分频器(Pdiv1-7),支持三态/低电平/使能控制。
- 低抖动性能:典型周期抖动60ps,集成PLL环路滤波器。
- 控制接口:3个用户可编程引脚(S0/S1/S2)用于频率切换、SSC模式选择等,支持I2C/SMBus串行编程。
3. 应用场景
- 汽车电子:信息娱乐系统(集群、导航、ADAS)、车载网络(USB/以太网时钟生成)。
- 通用场景:视频/音频设备、无线通信(蓝牙/WLAN)、接口时钟(IEEE1394)等。
4. 技术细节
- PLL架构:3个独立PLL,支持分数分频(N/M值可编程)及中心/向下扩频(0.25%-2%调节)。
- 默认配置:上电后输出27MHz(晶体输入直通),可通过EEPROM或实时编程覆盖。
- 封装:20引脚TSSOP(6.5mm×6.4mm),符合RoHS标准。
5. 设计支持
- 开发工具:TI Pro-Clock™软件简化PLL参数计算与配置。
- 布局建议:晶体需靠近器件放置,避免寄生电容影响VCXO性能;电源引脚需就近放置去耦电容。
6. 附加功能
- EMI优化:SSC功能可降低电磁干扰,支持CISPR-25等标准。
- 功耗管理:支持单路或全局省电模式,待机电流低至1.5µA。