‌CDC2516 3.3V相位锁定环时钟驱动器技术文档总结

描述

该CDC2516是一款高性能、低偏斜、低抖动、锁相环 (PLL) 时钟驱动器。它使用 PLL 在频率和相位上将反馈输出 (FBOUT) 与时钟 (CLK) 输入信号精确对齐。它专为与同步 DRAM 一起使用而设计。CDC2516工作电压为 3.3V VCC并提供集成串联阻尼电阻器,使其成为驱动点对点负载的理想选择。

四组四个输出提供16个输入时钟的低偏斜、低抖动拷贝。输出信号占空比调整为50%,与输入时钟的占空比无关。每组输出都可以通过 1G、2G、3G 和 4G 控制输入单独启用或禁用。当G输入为高电平时,输出与CLK在相位和频率上切换;当G输入为低电平时,输出被禁用至逻辑低电平状态。
*附件:cdc2516.pdf

与许多包含 PLL 的产品不同,该CDC2516不需要外部 RC 网络。片内包含用于PLL的环路滤波器,可最大限度地减少元件数量、电路板空间和成本。

由于它基于PLL电路,因此CDC2516需要稳定时间才能实现反馈信号与参考信号的锁相。在CLK上电和施加固定频率、固定相位信号后,以及PLL基准信号或反馈信号发生任何变化后,需要此稳定时间。PLL 可以通过捆扎 AV 来绕过 PLL 进行测试CC到地面。

该CDC2516的特点是在 0°C 至 70°C 范围内工作。

特性

  • 使用 CDCVF2510A 作为此设备的替代品
  • 用于同步DRAM应用的锁相环时钟分配
  • 将一个时钟输入分配到四个输出组
  • 每个输出组的单独输出使能
  • 外部反馈引脚 (FBIN) 用于将输出同步到时钟输入
  • 片内串联阻尼电阻器
  • 无需外部 RC 网络,工作电压为 3.3V VCC
  • 采用塑料 48 引脚薄型收缩小外形封装

参数

DRAM
1. 产品概述

  • 型号‌:CDC2516,3.3V供电的相位锁定环(PLL)时钟驱动器,专为同步DRAM应用设计。
  • 核心功能‌:通过PLL技术将1个输入时钟(CLK)精确分配至4组输出(每组4路,共16路),确保低偏移(low-skew)和低抖动(low-jitter)。
  • 封装‌:48引脚薄型小尺寸封装(TSSOP),工作温度范围0°C至70°C。

2. 关键特性

  • 输出控制‌:每组输出(1Y-4Y)可通过独立使能引脚(1G-4G)单独启用/禁用,禁用时输出为低电平。
  • 集成PLL‌:
    • 无需外部RC网络,内置环路滤波器,减少元件数量和成本。
    • 反馈引脚(FBIN/FBOUT)用于同步输出与输入时钟的相位和频率。
    • 上电或时钟信号稳定后需1ms锁定时间。
  • 电气特性‌:
    • 工作电压:3.3V ±10%(3V至3.6V)。
    • 时钟频率范围:25MHz至125MHz,输入时钟占空比要求40%-60%。
    • 输出占空比自动调整为50%,与输入占空比无关。

3. 引脚与功能

  • 主要引脚‌:
    • CLK‌(12脚):输入时钟信号。
    • FBIN‌(37脚)/ ‌FBOUT‌(35脚):反馈输入/输出,需外部短接以完成PLL环路。
    • 1G-4G‌(9/16/33/40脚):输出组使能控制(高电平有效)。
    • AVCC‌(11/38脚):模拟电源,接地可旁路PLL(测试模式)。
  • 输出引脚‌:每组4路(如1Y0-1Y3),内置25Ω串联阻尼电阻,适合点对点负载驱动。

4. 性能参数

  • 相位误差‌:典型值±0.7ns(66MHz-100MHz),含抖动总误差±460ps至150ps。
  • 输出偏移‌:≤200ps(同负载条件下)。
  • 功耗‌:模拟电源电流随频率线性增加(见图5),动态数字电流最高450mA(3.6V/125MHz)。

5. 应用与替代

  • 典型应用‌:同步DRAM系统的时钟分配。
  • 替代型号‌:CDCVF2510A(文档建议替代方案)。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分