CDC2536是一款高性能、低偏斜、低抖动的时钟驱动器。它使用锁相环 (PLL) 将时钟输出信号在频率和相位上精确对齐到时钟输入 (CLKIN) 信号。它专门设计用于同步 DRAM 和流行的微处理器,在配置为半频输出的输出上以 50 MHz 至 100 MHz 或低至 25 MHz 的速度运行。该CDC2536工作电压为 3.3V VCC设计用于驱动 50 W 传输线。该CDC2536还提供片上串联阻尼电阻器,无需外部端接组件。
*附件:cdc2536.pdf
反馈 (FBIN) 输入用于将输出时钟的频率和相位与输入时钟 (CLKIN) 同步。六个输出时钟中的一个必须反馈给 FBIN,以便 PLL 保持 CLKIN 和输出之间的同步。用作反馈引脚的输出与 CLKIN 同步到相同的频率。
Y 输出可以配置为同相切换,频率与 CLKIN 相同。选择 (SEL) 输入将三个 Y 输出配置为以 CLKIN 频率的二分之一或两倍运行,具体取决于反馈到 FBIN 的引脚(见表 1 和表 2)。所有输出信号占空比都调整为50%,与输入时钟的占空比无关。
输出使能 (OE) 用于输出控制。当OE为高电平时,输出处于高阻抗状态。当 OE 为低电平时,输出处于活动状态。TEST 用于设备的工厂测试,可用于绕过 PLL。TEST 应绑在 GND 上才能正常运行。
与许多包含PLL的产品不同,CDC2536不需要外部RC网络。片内包含用于PLL的环路滤波器,可最大限度地减少元件数量、电路板空间和成本。
由于它基于PLL电路,因此CDC2536需要稳定时间才能实现反馈信号与参考信号的锁相。在 CLKIN 上电和应用固定频率、固定相位信号后,以及 PLL 基准或反馈信号发生任何变化后,需要此稳定时间。此类更改发生在更改 SEL 时,通过 TEST 启用 PLL,以及通过 OE 启用所有输出时。
该CDC2536的特点是在0°C至70°C范围内工作。
特性
参数

CDC2536是德州仪器(TI)推出的 3.3V锁相环(PLL)时钟驱动器,具有低偏移、低抖动特性,专为同步DRAM和高速微处理器设计。核心功能包括:
| 参数 | 条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|
| **供电电压(VCC)** | - | 3.0 | 3.3 | 3.6 | V |
| **输出驱动电流(IOH/IOL)** | - | ±12 | - | - | mA |
| **输入电容(Ci)** | VI=3.3V/0V | - | 3 | - | pF |
| **功耗(ICC)** | 无负载 | - | 6 | 9 | mA |
总结:CDC2536是一款高精度时钟分配芯片,适用于需要低抖动、多频率配置的同步系统,其集成PLL和灵活的输出配置简化了电路设计。
全部0条评论
快来发表一下你的评论吧 !