ADC324x是一款高线性度、超低功耗、双通道、14位、25MSPS至125MSPS模数转换器(ADC)系列。这些器件专为支持具有大动态范围要求的苛刻高输入频率信号而设计。输入时钟分频器为系统时钟架构设计提供了更大的灵活性,SYSREF输入可实现完整的系统同步。ADC324x系列支持串行低压差分信号(LVDS),以减少接口线的数量,从而实现高系统集成密度。串行LVDS接口为双线接口,其中每个ADC数据通过两个LVDS对串行输出。内部锁相环(PLL)将输入ADC采样时钟相乘,以得出用于序列化每个通道的14位输出数据的位时钟。除了串行数据流外,帧和位时钟也作为LVDS输出传输。
*附件:adc3242.pdf
特性
- 双通道
- 14 位分辨率
- 单电源:1.8 V
- 串行LVDS接口(SLVDS)
- 灵活的输入时钟缓冲器,具有1、-2、-4分频功能
- SNR = 72.4 dBFS,SFDR = 87 dBc(f
在 = 70兆赫 - 超低功耗:
- 信道隔离度:105 dB
- 内部抖动和斩波器
- 支持多芯片同步
- 引脚对引脚兼容 12 位版本
- 封装:VQFN-48(7 mm × 7 mm)
参数

方框图

ADC324x 是德州仪器推出的双通道 14 位高速模数转换器(ADC)系列,核心优势为高分辨率、超低功耗与优异线性度,涵盖 25 MSPS~125 MSPS 采样率版本,与 12 位 ADC322x 系列引脚兼容,适配高频、大动态范围信号采集场景。
核心参数与特性
- 硬件规格 :双通道差分输入,采样率分档(ADC3241:25 MSPS、ADC3242:50 MSPS、ADC3243:80 MSPS、ADC3244:125 MSPS);串行 LVDS 接口,支持 1 线(14 倍序列化)和 2 线(7 倍序列化)模式。
- 精度性能 :SNR 典型值 72.1~73.8 dBFS,SFDR 最高达 102.6 dBc;积分非线性(INL)、微分非线性(DNL)表现优异;通道隔离度 105 dB,模拟输入带宽 540 MHz,内置抖动(Dither)与斩波(Chopper)功能优化低噪性能。
- 功耗与封装 :单通道功耗低至 116 mW(125 MSPS 时);1.8V 单电源供电;采用 48 引脚 VQFN 封装(7mm×7mm),工作温度 -40°C~+85°C,HBM ESD 等级 ±2000V。
- 时钟与同步 :内置时钟分频器(1/2/4 分频),支持差分 / 单端时钟输入;SYSREF 引脚实现多芯片同步,内部孔径抖动仅 130 fs。
功能与工作模式
- 核心功能 :支持二进制补码 / 偏移二进制输出格式,LVDS 输出摆幅可编程;内置多种测试模式(全 0 / 全 1、数字斜坡、PRBS 等),便于系统调试与链路验证。
- 性能优化 :Dither 功能提升 SFDR,关闭后 SNR 可提升 0.5 dB;Chopper 功能抑制 1/f 噪声,适合低频输入场景;高 IF 模式优化 100 MHz 以上输入信号的三次谐波失真(HD3)。
- 电源管理 :支持全局掉电(功耗 5 mW)、待机(功耗 81 mW)和单通道掉电模式;PDN 引脚可通过寄存器配置功能,全局掉电唤醒时间可通过寄存器优化至 55 μs。
- 同步与扩展 :SYSREF 输入可复位时钟分频器相位,实现多芯片同步;SPI 接口支持寄存器配置,可灵活调整输出格式、时钟模式、功耗状态等参数。
应用场景
适用于多载波多模蜂窝基站、雷达与智能天线阵列、软件无线电(SDR)、通信测试设备、微波接收机、电机控制反馈、无损检测、手持无线电与仪器仪表等对采样速率、分辨率和线性度有严格要求的场景。
关键设计要点
- 电源要求 :AVDD 与 DVDD 均为 1.7V~1.9V,无上电顺序要求;每个电源引脚需就近配置 0.1μF 去耦电容,电源源头建议并联 1μF、10μF 电容增强滤波。
- 布局建议 :模拟输入与数字输出分区域布线,避免平行走线减少串扰;时钟信号远离模拟通道;LVDS 输出需匹配 100Ω 差分负载,走线长度需一致以避免时序偏移。
- 配置方式 :通过 4 线 SPI 接口(SEN/SCLK/SDATA/SDOUT)配置寄存器,支持软件复位、模式切换、测试模式启动等;上电后需通过 RESET 引脚硬件复位初始化寄存器。