电子说
在电子工程师的日常工作中,模拟 - 数字转换器(ADC)是非常关键的器件,它能将模拟信号转换为数字信号,广泛应用于各种电子系统中。今天我们要深入探讨的是德州仪器(TI)的ADC081S051,一款单通道、200 到 500 ksps、8 位的 A/D 转换器,它具有诸多优秀特性,适用于多种应用场景。
文件下载:adc081s051.pdf


ADC081S051 具有一系列令人瞩目的特性。它支持在 200 到 500 ksps 的采样率范围内工作,采用 6 引脚 WSON 和 SOT - 23 封装,体积小巧,便于集成。具备可变电源管理功能,能有效降低功耗。使用 2.7V - 5.25V 范围的单电源供电,并且其接口与 SPI™/QSPI™/MICROWIRE/DSP 兼容,方便与其他设备进行通信。
该转换器适用于多种场景,如便携式系统,其低功耗特性可延长电池续航时间;远程数据采集系统,能准确采集模拟信号并转换为数字信号进行传输;以及仪器仪表和控制系统,为系统提供精确的数字输入。
| 引脚编号 | 符号 | 描述 |
|---|---|---|
| 1 | VA | 正电源引脚,需连接到 2.7V - 5.25V 的稳定电源,并通过 1 µF 电容和 0.1 µF 单片电容旁路到 GND。 |
| 2 | GND | 电源和信号的接地端。 |
| 3 | VIN | 模拟输入引脚,信号范围从 0V 到 VA。 |
| 4 | SCLK | 数字时钟输入,直接控制转换和读出过程。 |
| 5 | SDATA | 数字数据输出引脚,输出样本在 SCLK 引脚的下降沿从该引脚时钟输出。 |
| 6 | CS | 芯片选择引脚,CS 下降沿触发转换过程。 |
详细规定了各个信号之间的时序关系,如 CS 脉冲宽度、CS 到 SCLK 的建立时间、数据访问时间等,这些时序参数对于正确使用转换器至关重要。
ADC081S051 基于逐次逼近寄存器架构,内部包含跟踪 - 保持电路。在跟踪模式下,开关 SW1 将采样电容连接到输入,SW2 平衡比较器输入;在保持模式下,SW1 将采样电容连接到地,保持采样电压,SW2 使比较器失衡,控制逻辑通过电荷分配 DAC 调整采样电容上的电荷,直到比较器平衡,此时 DAC 的数字输入即为模拟输入电压的数字表示。
基本操作从 CS 引脚变为低电平开始,触发转换过程和数据传输。SCLK 控制转换和数据输出,SDATA 输出转换结果。一个完整的采样需要 16 个 SCLK 周期,输出数据包含 3 个前导零位、8 个数据位和 4 个尾随零位。
吞吐量取决于 SCLK 频率和两次转换之间的时间间隔。在最大 SCLK 频率下,使用 20 个 SCLK 帧可获得最大吞吐量。例如,当 SCLK 为 20MHz 时,最大吞吐量可达 1MSPS;当 SCLK 为 1MHz 时,吞吐量为 50KSPS 或 62.5KSPS,具体取决于时钟周期的使用情况。
ADC 的输出格式为直二进制,代码转换发生在连续整数 LSB 值的中间,LSB 宽度为 VA / 256。
典型应用电路中,可使用 LP2950 低压差电压调节器为 ADC 供电,电源引脚通过电容网络旁路,以减少电源噪声对转换器性能的影响。三 - 线接口可连接到微处理器或 DSP,实现数据的传输和处理。
模拟输入需注意不能超出 (VA + 300 mV) 或 (GND - 300 mV) 的范围,否则 ESD 二极管会导通,可能导致器件工作异常。数字输入引脚电压范围不受模拟输入最大额定值的限制,可与多种逻辑电平接口。
ADC 上电或从关机模式返回正常模式时需要一定的时间进行初始化,相当于一次“虚拟”转换。在正常模式下连续工作时,最大吞吐量为 fSCLK / 20。可通过调整 SCLK 频率和转换次数来平衡吞吐量和功耗。
输出负载电容的充放电会导致电源电压变化,产生噪声,影响 ADC 的 SNR 和 SINAD 性能。为降低噪声,应尽量减小输出负载电容,并在 ADC 输出端使用 100 Ω 串联电阻。
ADC081S051 是一款性能出色的 8 位单通道 A/D 转换器,具有低功耗、宽采样率范围、多种接口兼容性等优点,适用于多种应用场景。在实际设计中,工程师需要根据具体需求合理选择工作模式和电源电压,注意引脚连接和时序要求,同时采取措施降低电源噪声,以充分发挥该转换器的性能。你在使用类似 ADC 时遇到过哪些问题?又是如何解决的呢?欢迎在评论区分享你的经验。
全部0条评论
快来发表一下你的评论吧 !