搜索内容
登录
可编程逻辑
关注
0
人关注
提供权威的PLD及可编程逻辑器件设计应用、Altera公司、Xilinx公司资讯和解决方案,包括HDL语言与源代码、FPGA开发板、EDA工具、FPGA、FPGA软件等领域。
全部
新品
资讯
技术
资料
企业
论坛
选型
1
回答
FPGA 中的Block Diagram能直接联合Modelsim仿真吗?
2016-10-08
2447
11
回答
国外高手剖析FPGA难学的几大原因
2016-10-08
6724
4
回答
FPGA的基本结构
2016-10-08
2894
11
回答
从零开始学习FPGA----基于EPM240的入门实验集合
2016-10-08
9929
16
回答
在做FFT IP核的仿真时遇到问题,居然不能生成FFT的仿真文件,求解答
2016-10-07
1w
47
回答
FPGA altera 时钟约束和IO约束说明
2016-10-07
1.4w
6
回答
视频详解:上海尤老师verilog入门到实战第十二课
2016-10-07
4534
14
回答
基于FPGA的串口与外部SDRAM
2016-10-07
6439
0
回答
频率计设计
2016-10-06
2297
3
回答
视频详解:上海尤老师verilog入门到实战第十一课
2016-10-06
3491
1
回答
Xilinx ISE安装时出现错误:Xsetup已停止运行
2016-10-06
7374
6
回答
第一次使用quartus prime,仿真时钟问题
2016-10-06
1.1w
3
回答
视频详解:上海尤老师verilog入门到实战第十课
2016-10-05
3975
1
回答
开始学习zynq第一天
2016-10-05
4577
2
回答
vhdl的语法问题
2016-10-04
2330
7
回答
视频详解:上海尤老师verilog入门到实战第九课
2016-10-04
5129
0
回答
NIOS II中[Target Connection]: Connected system ID hash not found on target at expected base address.,求解
2016-10-04
9492
0
回答
ucf约束问题
2016-10-04
4943
0
回答
【锆石A4 FPGA试用体验】IP核之FIFO(一)创建与配置
2016-10-04
6182
2
回答
Quartus-web-13.0.0.156-windows破解教程.pdf
2016-10-04
4837
上一页
279
/
690
下一页