所有数字延迟发生器都通过计算快速时钟(通常为 100 MHz)的周期来测量时间间隔。大多数数字延迟发生器还具有较短的可编程模拟延迟,以实现比时钟周期更精细的时间间隔。不幸的是,如果触发器与时钟不同步,则可能会出现一个时钟周期的时序不确定性(通常为 10 ns)。
DG645 通过测量触发器相对于内部时钟的时序并补偿模拟延迟来消除时序不确定性。这种方法将抖动降低了大约 100 倍,并允许内部速率发生器以任何速率运行,而不仅仅是时钟频率的约数。
触发
DG645 有多种触发模式。具有小于 100 ps 周期抖动的内部速率发生器可以设置为 100 µHz 至 10 MHz,分辨率为 1 µHz。具有可调阈值和斜率的外部触发输入可以触发定时周期、周期突发或单次触发。可以通过按键触发单次射击。线路触发器与交流电源同步运行。后面板触发器禁止输入可以在定时周期内禁用触发器或任何脉冲输出。
DG645 通过触发释抑和预分频功能支持许多复杂的触发要求。
触发释抑设置连续触发之间的最短时间。如果您的应用程序中的触发事件产生显着的噪声瞬变,在生成下一个触发之前需要时间衰减,这将非常有用。触发释抑也可用于以输入触发速率的约数来触发 DG645。







