MAX9390/MAX9391是双路2 x 2交叉点开关,完成高速、低功耗和低噪声信号分配。对于每个通道来说,MAX9390/MAX9391可将两组差分输入信号对中的一组分配到任何一个或两个LVDS输出端,独立的使能输入可闭合或关断每一个差分输出对。
4个LVCMOS/LVTTL逻辑输入端(每通道两个)控制输入和输出的内部互联,这种灵活性允许下列配置方式:2 x 2交叉点开关、2:1多路复用器、1:2分割器、2组中继器。这使得MAX9390/MAX9391尤其适合于容错系统中的保护切换、诊断中的环回切换、时钟/数据分配中的扇出缓冲,以及信号再生应用。
当输入无驱动或共模电压超过规定范围时,安全失效电路强制输出为差分低电平状态。MAX9390为LVDS、HSTL和其它参考地的差分输入信号,提供高电平输入安全失效检测;而MAX9391为LVPECL、CML和其它参考VCC的差分输入信号,提供低电平输入安全失效检测。
超低的(最大82ps(P-P))伪随机比特流(PRBS)抖动确保高速链路的可靠通讯,这些高速链路对定时误差极为敏感,特别是那些包含时钟和数据恢复,或串行器和解串器的高速链路。高速开关性能保证1.5GHz的工作频率和通道间小于65ps (最大)的扭曲。
LVDS输入和输出特性兼容于TIA/EIA-644 LVDS标准,LVDS输出可驱动100Ω负载,MAX9390/MAX9391提供32引脚的TQFP封装,工作于-40°C至+85°C扩展温度范围。
另请参考具有顺畅的引脚排列的MAX9392/MAX9393。
应用
- 局端背板时钟分配
- DSLAM
- 故障容错系统
- 高速电信/数据通信设备
- 保护开关
- 250mV差分输出工作频率可达1.5GHz
- 2ps(RMS) (最大)随机抖动
- 对于150mV差分输入,保证AC特性
- 信号输入端接受任何差分信号标准
- 适合于时钟或高速数据的LVDS输出
- 高电平输入安全失效检测(MAX9390)
- 低电平输入安全失效检测(MAX9391)
- 电源电压范围3.0V至3.6V
- LVCMOS/LVTTL逻辑输入控制信号路由
LTC6953
LTC6955
LTC6955-1
AD9576
HMC7043
LTC6954-1
LTC6954-2
LTC6954-3
LTC6954-4
LTC6957-1
LTC6957-2
LTC6957-3
LTC6957-4
AD9508
ADCLK944
ADN4670
ADCLK846
ADCLK948
ADCLK950
ADCLK854
ADCLK946