搜索内容
登录
EAD技术
0人关注
EAD技术主要是以计算机为工具,设计者在eda软件平台上,用硬件描述语言VerilogHDL完成设计文件,然后由计算机自动地完成逻辑编译、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。
...展开
2
文章
46
视频
0
帖子
2548
阅读
关注标签,获取最新内容
全部
资讯
资料
视频
183
04:08
[3.2.4]--2.6选择信号赋值语句
jf_75936199
157
04:45
[3.2.2]--2.2VHDL标识符与[3.2.3]--2.5条件信号赋值语句对象类型
jf_75936199
196
07:28
[3.2.2]--2.2VHDL标识符与对象类型
jf_75936199
197
03:24
[2.4.5]--4.6抢答器器件编程与开发板功能验证
jf_75936199
165
03:34
[2.4.3]--4.4抢答器工程分析综合、管脚分配与编译
jf_75936199
180
02:58
[2.4.1]--4.2抢答器工程创建
jf_75936199
156
03:59
[1.4.5]--4.6一位全加器器件编程与开发板功能验证
jf_75936199
178
07:19
[1.4.4]--4.5一位全加器波形仿真
jf_75936199
186
04:29
[1.4.3]--4.4一位全加器工程分析综合、管脚分配与编译
jf_75936199
171
05:43
[1.4.1]--4.2一位全加器工程创建
jf_75936199
171
08:04
[1.2.7]--2.7USB-Blaster驱动程序安装
jf_75936199
194
07:36
[1.2.5]--2.5QuartusII软件安装
jf_75936199
200
06:44
[1.2.4]--2.4QuartusII软件获取方法二
jf_75936199
174
04:02
[1.2.3]--2.3QuartusII软件获取方法一
jf_75936199
174
08:43
[1.2.1]--2.1EDA技术概述
jf_75936199
152
09:43
[3.2.1]--2.1VHDL程序基本结构
jf_75936199
202
10:03
[1.2.6]--2.6QuartusII9.0软件激活
jf_75936199
183
10:58
[1.2.2]--2.2EDA设计方法与流程
jf_75936199
197
11:58
[1.4.2]--4.3一位全加器原理图设计输入
jf_75936199
201
12:29
[2.4.2]--4.3抢答器原理图设计输入
jf_75936199
上一页
2
/
3
下一页
相关推荐
更多 >
IOT
海思
STM32F103C8T6
数字隔离
硬件工程师
wifi模块
74ls74
MPU6050
UHD
Protues
STC12C5A60S2
×
20
完善资料,
赚取积分