×

折叠共源共栅运算放大器的设计

消耗积分:3 | 格式:pdf | 大小:0.15 MB | 2017-03-04

951414

分享资料个

:折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标, 这一点在传统的两级运算放大器中是 不可能的。 特别是共源共栅技术对提高增益、增加 PSRR 值和在输出端允许自补偿是有很用的。 这种灵活性允许在 CMOS 工艺中发展高性能无缓冲运算放大器。 目前, 这样的放大器已被广泛用于无线电通信的集成电路中。 介绍了一种折叠共源 共栅的运算放大器, 采用 TSMC 0. 18 混合信号双阱 CMOS 工艺库, 用 HSpice W 2005. 03 进行设计仿真, 最后与设计指标 进行比较。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !