利用时空混沌双向耦合映象格子模型构建了一种伪随机比特发生器,并在FPGA芯片上实现。通 过分析系统的最大Lyapunov指数得到系统参数的选择标准。在不考虑通信时延的情况下,该伪随机比特发生器的比特产生速度可达到512Mbps.使用 美国国家标准和技术局(NIST)的FIPS140—2及SP800—22测试标准对该伪随机比特发生器实际输出的伪随机比特序列进行了测试,实验结果表 明该发生器所产生的伪随机比特序列随机性能良好.
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部1条评论
快来发表一下你的评论吧 !