×

如何结合晶振的负载电容计算外匹配电容容值以及在晶振振荡电路设计时需注意哪些事项?资料下载

消耗积分:0 | 格式:pdf | 大小:194.97KB | 2021-04-17

凤毛麟角

分享资料个

对应MCU(STM32F103XX)、WiFi(AP6212、AP6XXX)或USB HUB(FE1.1S、GL850G)一般需外部提供时钟信号,需要外挂一颗晶振,常有客户问到,如何结合晶振的负载电容计算外匹配电容容值以及在晶振振荡电路设计时需注意哪些事项,所以小编对此做一个归纳总结,如有不正确之处,欢迎指正。 (1)晶振负载电容定义 晶体元件的负载电容是指在电路中跨接晶体两端的总的外界有效电容,是晶振要正常震荡所需要的电容。如果从石英晶体插脚两端向振荡电路方向看进去的全部有效电容为该振荡电路加给石英晶体的负载电容。石英晶体的负载电容的定义如下式: 其中: CS为晶体两个管脚之间的寄生电容(又名晶振静态电容或Shunt Capacitance),在晶体的规格书上可以找到具体值,一般0.2pF~8pF不等。如图二是某32.768KHz的电气参数,其寄生电容典型值是0.85pF(在表格中采用的是Co)。 图1、某晶体的电气参数 CG指的是晶体振荡电路输入管脚到GND的总电容,其容值为以下三个部分的和。 ● 需加外晶振主芯片管脚芯到GND的寄生电容 Ci ● 晶体震荡电路PCB走线到到GND的寄生电容CPCB ● 电路上外增加的并联到GND的外匹配电容 CL1 CD指的是晶体振荡电路输入管脚到GND的总电容。容值为以下三个部分的和。 ● 需加外晶振主芯片管脚芯到GND的寄生电容, Co ● 晶体震荡电路PCB走线到到gnd的寄生电容,CPCB ● 电路上外增加的并联到GND的外匹配电容, CL2 图1中标示出了CG,CD,CS的的组成部分。 图2、晶体振荡电路的概要组成 (2)晶体负载电容和频偏之间的关系 负载电容(load capacitance)主要影响负载谐振频率和等效负载谐振电阻,它与石英谐振器一起决定振荡器的工作频率,通过调整负载电容,一般可以将振荡器的工作频率调到标称值。应用时我们一般外接电容,便是为了使晶振两端的等效电容等于或接近负载电容,对于要求高的场合还要考虑ic输入端的对地电容,这样便可以使得晶振工作的频率达到标称频率。 负载电容常用的标准值有12.5 pF,16 pF,20 pF,30pF,负载电容和谐振频率之间的关系不是线性的,负载电容变小时,频率偏差量变大;负载电容提高时,频率偏差减小。图3是一个晶体的负载电容和频率的误差的关系图。 图3、晶振误差— 负载电容(22 pF 负载电容) (3)晶振负载电容外匹配电容CL1及CL2计算 如图3所示,如果晶振两端的等效电容与晶振标称的负载电容存在差异时,晶振输出的谐振频率将与标称工作的工作频率产生一定偏差(又称之为频偏),所以合理匹配合适的外加电容使晶振两端的等效电容等于或接近负载电容显得十分重要。 假设我们需要计算的电路参数如下所述。芯片管脚的输入电容如图三CN56XX所示,Ci=4.8pF;所需要采用的晶体规格如图二所示,标称负载电容CL=12.5pF,晶体的寄生电容CS=0.85pF。 我们可以得到下式: 为了保持晶体的负载平衡,在实际应用中,一般要求CG=CD,所以进一步可以得到下式: 根据CG

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !