×

基于NIOSⅡ的视频叠加电路设计

消耗积分:5 | 格式:rar | 大小:608 | 2010-12-24

分享资料个

介绍基于NIOSⅡ嵌入式视频叠加电路的设计与实现。嵌入式NIOSⅡCPU控制电路接收矢量视频信号及标准PAL制视频信号,使其相叠加后存储于双端口RAM,上位机通过PXI总线接口将双端口RAM中数字视频信号采集至内存,并通过软件将叠加后的视频信息回放。实验证明,该电路能有效完成视频叠加,并成功应用于某测试系统。
Abstract:
 This paper introduces the design and implementation of video overlay circuit based on embedded NIOSⅡ.Circuit receives vector video signals and standard PAL video signals are overlayed and stored to dual-port RAM by embedded NIOSⅡCPU.The PC transfers the digital video signal in dual-port RAM to memory through the PXI bus interface,and playback through software.The testing experiment shows that the circuit can realize video overlay and is used to test system.

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !