搜索内容
登录
高速PCB设计
2人关注
在高速 PCB 设计中,信号层的空白区域可以敷铜,一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。
...展开
32
文章
0
视频
107
帖子
15204
阅读
关注标签,获取最新内容
全部
技术
资讯
资料
帖子
基于信号完整性的高速PCB设计
2019-05-20
1276阅读
高速PCB设计的各种规则及原因解析
2019-05-28
809阅读
串扰在高速PCB设计中的影响分析
2019-05-29
905阅读
高速PCB设计中详细布局的六大步骤解析
2019-05-31
2406阅读
高速PCB设计中的时序分析以及仿真策略
2019-06-03
852阅读
如何提高高速PCB设计中信号完整性的可靠性
2019-06-17
681阅读
高速PCB设计的信号完整性问题分析
2019-06-18
754阅读
高速PCB设计中需要考虑哪些EMC/EMI问题
2019-06-25
1157阅读
高速pcb设计中信号陡峭的上升沿是产生信号完整性问题的关键
2019-06-26
1752阅读
高速PCB电路设计中信号完整性问题的快速定位
2019-01-01
773阅读
高速PCB设计指南介绍
2015-12-08
685阅读
高速PCB设计指南
2015-10-27
819阅读
高速PCB设计电容的应用
2015-08-10
417阅读
高速PCB设计理论基础
2015-06-23
485阅读
Hyperlynx仿真指南
2015-05-15
735阅读
简述高速PCB设计中的常见问题及解决方法
2014-09-18
600阅读
高速PCB设计的EMI抑制探讨
2012-03-31
1749阅读
高速PCB设计指南的高密度(HD)电路设计
2010-03-21
1019阅读
上一页
2
/
2
下一页
相关推荐
更多 >
IOT
海思
STM32F103C8T6
数字隔离
硬件工程师
wifi模块
74ls74
MPU6050
UHD
Protues
STC12C5A60S2
×
20
完善资料,
赚取积分