×

51硬件设计

消耗积分:2 | 格式:pdf | 大小: | 2021-12-22

kmno4

分享资料个

51硬件设计I/0P1/P2/P3/P4 是准双向口/弱上拉;P0 是开漏输出,作为总线扩展时,不用加上拉电阻,作为I/O口用时,需要上拉电阻漏极开路(开漏输出)当Vin没有电流,Q5断开时,LED亮。当Vin流入电流,Q5导通时,LED灭。开漏电路,就是把上图中的三极管换成场效应管(MOSFET)场效应管是电压控制型元器件,只要对栅极施加电压,DS就会导通通常上拉电阻选择10K左右晶振电路一般选择12Mhz (适合计算延时时间)或者是11.0592Mhz(适合串口通信)复位电路

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !