设计了一种以线阵CCD作为光电传感器的测隙装置。首先设计了测隙装置的总体方案,分析了方案的可行性;其次以CPLD为驱动利用Verlog-HDL语言设计了线阵CCD的工作时序,在对输出信号分析的基础上,设计了适用于本装置的二值化电路;最后以单片机采集数据并实现了和PC间的通讯。从实验结果来看,方案达到了设计中的要求,测量分辨率达到了±0.011 mm。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !