×

高速数字电路电源分配网络设计与噪声抑制分析_丁同浩

消耗积分:3 | 格式:pdf | 大小:3415KB | 2015-04-14

小白

分享资料个

随着电路系统向着高速度、低电压、低功耗的趋势发展,数字、模拟以及射频等模块集成到一个电路模块中以获得更小的体积和更高的性能。系统能力的提高引发了更大的开关电流,对电源分配网络的供电能力提出了更高的要求并且引发了更严重的供电噪声波动。电源分配网络是高速数字电路系统设计的基础,直接影响了信号完整性、电源完整性以及电磁完整性的性能,因此电源分配网络的设计与分析一直都是研究的重点。电源分配网络为数字电路提供电荷的同时也为噪声提供了优异的传播路径,因此电源分配网络既要保证供电性能又要抑制噪声的影响,使得电源分配网络的设计日益复杂。本论文在前人研究成果的基础上,系统地分析了电源分配网络的构成及元件功能,重点研究了与电源分配网络紧密联系的噪声建模、抑制以及特性分析,研究取得了一定的成果。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !