×

基于FPGA的中频AGC电路设计

消耗积分:0 | 格式:pdf | 大小:2203KB | 2015-08-12

vvg

分享资料个

传统数字自动增益控制(AGC)电路采用模数转换器(ADC)采集信号后进行信号处理得到幅值信息实现自动增益控制,此过程对采样速率和算法要求较高。为降低对ADC采样速率和后级信号处理算法要求,设计了一种采用高速比较器与数字器件(DAC+FPGA/CPLD)实现的峰值检测电路,并将其应用在中频数字自动增益控制电路中,电路可以在1 MHz至60 MHz对信号进行自动增益控制,将峰峰值稳定在2±0.2 。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(2)
发评论
公俊仙君 2017-07-07
0 回复 举报
不错 收起回复
终于此生 2017-03-14
0 回复 举报
学习学习 收起回复

下载排行榜

全部2条评论

快来发表一下你的评论吧 !