自动协商机制是一种由 MAC 层管理,由 PHY 层实现的用于协调 10M 和 100M 通讯速率的技术。该技术能够使通讯双方选择最优速率和工作模式, 从而更好的利用设备性能和改善网络的总体性能。国内少有基于 FPGA 并且是全数字实现该功能的论述。由于 Altera 公司的 Cyclone II 系列 FPGA 直接提供了 LVDS 输出功能,所以以全数字方式实现以太网 PHY 部分成为可能。设计原则:按使用环境的需求设计,而不是大而全,原因一是芯片逻辑单元数量有限,二是产品设计周期限制。所以在本设计中去掉有关“下一页”技术的相关功能,去掉对 NLP 技术相关功能的支持;由于使用环境是嵌入式设备,所以低功耗是一项基本要求,本文采用的一些特殊设计,能够从理论上降低设备的功耗开销,同时能保证较快的协商速度。本文涉及的 802.3 协议中的专有名词翻译如下:PCS(Physi- cal Coding Sublayer 物理编码子层)、FLP(fast link pulse 快速连接脉冲)、NLP(normal link pulse 标准连接脉冲)、Link Code Word 连接编码字、选择子 (Selector Field)、技术域 (Technology Ability Field)。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !