本文档的主要内容详细介绍的是virtex-6 FPGA HX250T和HX380T的CES勘误表资料免费下载。
感谢您使用Xilinx Virtex6系列设备进行设计。尽管Xilinx已尽一切努力确保尽可能高的质量,但表1中列出的设备受到以下勘误表中所述的限制。
当相位频率检测器(pfd)频率(fin/d)低于135兆赫,并且mmcm的带宽属性设置为高或优化时,mmcm输出时钟之间会发生相位误差,使输出时钟信号无效。这种情况也会导致分数输出计数器失效。
ISE®软件V12.4及更高版本为可能违反此限制提供了适当的警告。
ISE软件V12.4及更高版本正确处理所有有效PFD频率的优化带宽设计。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !