×

LDO线性稳压器嵌入式IP设计

消耗积分:3 | 格式:pdf | 大小:54.05KB | 2021-08-04

分享资料个

LDO线性稳压器嵌入式IP设计-

本篇论文主要是设计一种应用于soc设计的嵌入式的LDO IP的设计。本电路应用非常简单,直接嵌入SoC设计中而无需外接电路即可提供稳定电压。它采用0.18微米CMOS低功耗工艺设计,正常工作电压范围达到2V~5.5v,输出电压为1.8V,压差仅为0.2V,在上电时,电路在50us内快速启动并提供稳定电压。电路还提供等待模式和正常工作模式两种方式;等待模式下工作电流仅为60uA并能提供最大为1mA的输出电流;工作模式下可输出最大电流为100mA.

基于以上技术特点,该IP具有移植性好,功耗小,效率高的特性,可为智能卡类SOC设计提供完美的解决方案。

在本文中,作者首先阐述了LDO线性降压调整器的发展和研究的意义:接着对电路基本原理和性能参数进行了说明:然后对电路进行了详细分析和设计,并借助设计软件cadence的composer,virtuoso-x1,synopsys公司的hspice,mentor graphics公司的calibre、华虹NEC提供的PDK对电路进行了电路设计、模拟仿真和版图设计,同时给出了电路仿真结果数据:最后给出了电路流片后的测试结果。


部分文件列表

文件名 大小
LDO线性稳压器嵌入式IP设计.pdf 12M

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !