×

分析音频 DAC 抖动灵敏度

消耗积分:0 | 格式:pdf | 大小:117.21KB | 2022-11-17

h1654155275.6473

分享资料个

这篇文章的类似版本出现在这篇文章的类似版本出现在上,2012 年 10 月 4 日。上,2012 年 10 月 4 日。介绍介绍高性能音频数模转换器 (DAC) 传统上需要非常干净的采样主时钟 (MCLK) 以避免音频质量下降。时钟源通常直接来自晶体振荡器,通常产生小于 100ps 的抖动。在某些系统中,音频过采样频率(通常是 3.072MHz 或 2.8224MHz 的倍数)不是晶体振荡器参考频率的方便分数。尽管这些系统可以实现小数 N 分频器 PLL 以创建所需的音频 MCLK 频率,但此类基于 PLL 的频率参考通常具有多个参考频率杂散和大量低频抖动。此外,这些基于 PLL 的频率参考通常无法在不超过所需的引脚数、面积、或功耗目标。然而,这个困境是有解决办法的。可以容忍高抖动的音频 DAC 允许在此类系统中使用更简单的采样时钟参考。高性能音频数模转换器 (DAC) 传统上需要非常干净的采样主时钟 (MCLK) 以避免音频质量下降。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !