×

高速数据转换器的原理图和布局指南

消耗积分:2 | 格式:pdf | 大小:163.9KB | 2022-11-18

golabs

分享资料个

介绍介绍本文为高速数据转换器的原理图和布局建议提供了简明资源。它补充了组件和评估板套件数据表中提供的原理图和 PC 板布局信息。用户应考虑其特定应用并查看所有这些可用资源以优化预期应用中的设备性能。以 Maxim 的 14 位模数 (ADC) 转换器 MAX12553、MAX12554 和 MAX12555 为例。这些部件分别针对 65Msps/80Msps/95Msps 的采样率进行了优化,适用于所有 IF 和基带应用。本文为高速数据转换器的原理图和布局建议提供了简明资源。它补充了组件和评估板套件数据表中提供的原理图和 PC 板布局信息。用户应考虑其特定应用并查看所有这些可用资源以优化预期应用中的设备性能。以 Maxim 的 14 位模数 (ADC) 转换器 MAX12553、MAX12554 和 MAX12555 为例。这些部件分别针对 65Msps/80Msps/95Msps 的采样率进行了优化,适用于所有 IF 和基带应用。本文分为三个部分,一般建议、原理图建议和布局建议。一般建议部分概述了将在应用中提供最佳整体设备性能的设计实践。它讨论了在设备周围放置外部组件的一般术语的最佳实践。提出了关于物理 PC 板本身的建议。原理图建议部分为最关键和最敏感的器件引脚提供了推荐的元件值。最后,布局建议部分详细介绍了设备周围的组件放置建议,确定哪些外部组件应放置在顶层或底层。提供了有关 PC 板的其他信息。本文分为三个部分,一般建议、原理图建议和布局建议。一般建议部分概述了将在应用中提供最佳整体设备性能的设计实践。它讨论了在设备周围放置外部组件的一般术语的最佳实践。提出了关于物理 PC 板本身的建议。原理图建议部分为最关键和最敏感的器件引脚提供了推荐的元件值。最后,布局建议部分详细介绍了设备周围的组件放置建议,确定哪些外部组件应放置在顶层或底层。提供了有关 PC 板的其他信息。请参考请参考图1图1用于说明该系列 ADC 的引脚分配和用于说明该系列 ADC 的引脚分配和表 1表 1评估 (EV) 套件包括多个选项,支持单端或差分时钟、单端或差分时钟模拟输入、内部/外部参考等。因此,评估套件原理图(评估 (EV) 套件包括多个选项,支持单端或差分时钟、单端或差分时钟模拟输入、内部/外部参考等。因此,评估套件原理图(图 2

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !