提出了一种高速定点FFT 处理器的设计方法此方法在CORDIC 算法的基础上通过优化操作数地址映射方法和旋转因子生成方法每周期完成一个基4 蝶形运算具有最大的并行性同时按照本文提出的因子生成方法每个周期可生成3 个旋转因子且硬件实现简单无须额外的ROM 资源整个系统采用Xilinx 公司的XCV2P30 仿真系统频率达到了130MHz 对于1k 点16 位的复数FFT 需要9.8 s 16k 点需要221 s 优于目前绝大多数已有的FFT 处理器
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉