×

大规模集成电路设计中的复位电路设计及改进

消耗积分:0 | 格式:doc | 大小:120 KB | 2011-10-26

分享资料个

在同步设计中,通常采用平衡树结构的方法来保证复位信号到达各个触发器的时间相同。这样需要加很多的延时缓冲器,对芯片的面积、功耗和成本等关键指标带来严重的影响,同时增加了大规模集成电路设计的复杂性。本文提出了一种适用于大规模集成电路设计的复位方法,该方法采用简单电路设计,可以不用加入延时缓冲器,大大降低了芯片设计的复杂度,同时降低芯片的面积、功耗和成本等。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !