简介:简要介绍了基于现场可编程门阵列( FPGA)及直接频率合成信号发生器(DDS) 技术的信号发生器设计和实现。该设计采用C y c l o n e Ⅱ系列器件E P 2 C 8 Q 2 0 8 C 8 实现DDS 波形产生电路、D/A 转 换器控制及与ARM接口等功能,用先进精简指令单片机( ARM ) STM32 F103 进行频率控制字、相位控制字,频率输出显示等控制。由于FPGA 的晶振是5 0 M H z ,经 过增强型锁相环( P L L ) 后采样频率可达到2 5 0 M H z ,通过1 4 位4 0 0 M S P S 的高速数模转换器( D A C ) 和7 阶椭圆低通滤波器,最终输出的正弦波最大频率可达到7 0 M H z 。