本文提出了一种用FPGA实现纠错编码的设计思想,并以Altera MAX+PluslI为硬件开发平台。利用FPGA编程的特点,用软件编程方法,很好的解决了纠错编码中存在的码速变换和实时性问题,实现了(7,3)循环码编码过程,以及在加性噪声中的纠错、译码过程,对整个系统进行了实验仿真。最后,下载到自行开发的实验板可编程逻辑器件上,从而完成了整个纠错编译码系统的开发。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉