×

2015全国大学生电子设计竞赛重庆赛区(编号190)

消耗积分:2 | 格式:doc | 大小:635KB | 2016-06-20

A杨智A

分享资料个

本作品以FPGA和STM32F103ZET6设计了一台闸门时间为1s的数字频率计,作品主要由主控模块、放大器模块、FPGA模块、电源模块及TFT显示模块构成。为了满足测频对小信号的要求,系统采用电压反馈放大器OPA847搭建二级放大电路对小信号进行放大处理;通过FPGA模块对高频信号进行计数,达到了测频率、测周期等功能。由STM32F103ZET6接受FPGA传来的信号,再进行数据处理,控制TFT模块显示相关测量数据。最后,通过对作品进行实测,得到的实验数据表明,本设计达到了预期在功能和精度方面的要求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !