×

基于CPLD的计数及LED译码电路

消耗积分:5 | 格式:rar | 大小:127 | 2009-08-24

学电超人

分享资料个

本文采用VHDL语言设计了基于CPLD的计数及LED译码电路,该设计方法符合电子系统设计的发展方向。
关键词:计数器;LED译码;CPLD;VHDL
在各种检测与控制系统及仪表中,对发生的事件进行计数并将计数结果输出至LED进行显示的电路用得非常广泛,常用的设计方法有:(1)通过BCD加法计数器及BCD7段锁存/译码/驱动等芯片连接而成;(2)通过单片机来实现。这两种方法各有千秋,但都存在着一个共同的问题:由于电路所用芯片较多,因此电路结构比较复杂、体积大、可靠性差。
随着超大规模集成电路的集成度和工艺水平的不断提高,专用集成电路ASIC的设计成本在不断降低,在功能上,现代的集成电路已能实现单片电子系统SoC。CPLD/FPGA是实现ASIC的主流器件,它们的特点是直接面向用户,具有极大的灵活性和通用性,使用方便、开发效率高、成本低、工作可靠性好等,正越来越受到电子工程师们的青睐,本文就用CPLD来设计计数及LED译码电路。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !