×

AM5K2E0x多核ARM KeyStone II片上系统(SoC)数据表

消耗积分:0 | 格式:pdf | 大小:2.24MB | 2024-08-08

386660

分享资料个

TI 的 KeyStone II 多核架构提供了一个统一平台,用于对 RISCDSP 处理内核以及基于硬件/固件的应用特定 加速引擎和高性能 I/O 进行整合。 KeyStone II 多核架构是一种成熟的器件架构,可通过以下主要组件实现 全面性能:TeraNet、多核共享存储器控制器、多核导航器以及 HyperLink。 TeraNet 是一种多点对多点无阻塞交换结构。 其分布式仲裁器可在主从端口之间提供多条并行的双工通信信 道,并且各通道间彼此不会干扰。 基于优先级的仲裁机制确保了系统中重要流量的顺利传输。 多核共享存储器控制器 (MSMC) 是 KeyStone II 存储器架构的核心。 它提供了多条快速的高带宽信道供处 理器内核访问 DDR,并且直接与 DDR 相连,最大限度缩短了访问延迟。 MSMC 还可灵活扩展处理器内 核,同时对器件级的影响极小。 此外,它还提供了基于多存储区的快速片上 SRAM,供处理器内核与 IO 共 用。 MSMC 集成 Cortex-A15 处理器内核后,还可以为器件提供 I/O 缓存一致性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !