×

Allegro中网络表的导入以及回编到Capture中的一些

消耗积分:0 | 格式:rar | 大小:433 | 2009-09-20

cp-②

分享资料个

Allegro中网络表的导入以及回编到Capture中的一些注意事项:网络表(Netlist)是沟通电路原理图和Layout实际板子的桥梁
网络表包含的内容有零件Pin的连接线关系以及零件的包装等基本信息,
Cadence提供的Capture到Allegro新的网络表的转发除了可以把一基本信息带到PCB
Layout中,还可以把一些layout时用到的设定、约束通过网络表带到Allegro中,使工程
师在设计电路时就可以大致了解PCB板子上的布线情况,从而也节省了Layout工程师的时
间,提高了工作效率!例如:电子工程师可以在原理图中把一些Power线设定好最小线
宽,这样用新转法时就可以直接把设定带入Allegro,可以防止Layout工程师疏忽忘了设
定走线没有达到要求。
相反把PCB上的信息反馈到原理图中,这过程一般称为回编(Backannotation),以保
证实物PCB与原理图同步。例如:Layout工程师会对PCB上的零件作swap,rename等动作,为了保持PCB与原理图的统一必须把PCB中更改的内容回编到原理图中。
用Capture设计的原理图转入Allegro中有两种方式:
第一种,第三方软件导入netlist的方式
第二种,针对Cadence产品的直接导入方式,也称为新转法
下面内容将会对这两种方式的特定和操作做相应介绍。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !