×

一种基于FPGA的E1数字传输分析仪成解帧实现方法_耿立华

消耗积分:1 | 格式:pdf | 大小:365KB | 2017-03-09

#Freedom

分享资料个

一种基于FPGA的E1数字传输分析仪成解帧实现方法_耿立华

  E1 数字传输分析仪是数字通信中最重要、最基本的测试仪器,主要用于测试符合 E1 标准的通信信号的传输质量,主要测试参数包括误码、帧告警、帧错误、抖动和漂移等。其主要应用于 E1 通信设备的研制、生产和维修,以及相应数字通信网络的施工、开通验收和维护测试。 E1 数字传输分析仪中,E1 成帧和解帧部分是设备的核心, 通常使用软件编程或现成 ASIC 的方式实现。软件编程的方式虽然灵活,但成解帧效率低,设备的速率和稳定性较差。使用现成 ASIC 的方式虽然保证了速率和稳定性, 但通常价格比较昂贵,且开发工作往往受到 ASIC 芯片功能的限制。本文提出一种基于 FPGA 的实现方式,它集成了软件编程的灵活以及 ASIC 快速稳定的优点,并且价格低廉,便于升级。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !