目前,在实时信号处理系统中,普遍采用 FPGA
+DSP 构 架。 这 种 结 构 的 系 统 结 合 了 FPGA 和
DSP各自的优势和 特 点:信 号 预 处 理 算 法 处 理 的 数
据量大,对处理速度的要求高,但运算结构相对比较
简单,适于用 FPGA 进行硬件实现,这样能同时兼顾
速度及灵活性;高层处理算法处理的数据量较低层
算法 少,但 算 法 的 控 制 结 构 复 杂,适 于 用 运 算 速 度
高、寻址 方 式 灵 活、通 信 机 制 强 大 的 DSP 来 实 现。
因此,使用 FPGA+DSP结构来实现信号 处 理 的 最
大特点是结构灵活,有较强的通用性,适于模块化设
计,从而能够 提 高 算 法 效 率;同 时 其 开 发 周 期 较 短,
系统易于维护和扩展,适合实时信号处理。
在 FPGA+DSP 架 构 的 信 号 处 理 系 统 中,DSP
与 FPGA 之间的接口和传输方式的选择与设计,是
系统设计中必 须 要 考 虑 的 关 键 问 题,其 间 数 据 传 输
的速度与稳定性对整个系统的性能具有很大的影
响。文章重点介绍一种基于 EDMA 的高速、稳定的
数据传输方法。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !