TI的KiStand多核架构提供了一种高性能的结构,用于将RISC和DSP与特定应用的协处理器和I/O集成在一起,KiStestTM是其第一个为所有的处理核心、外围设备、COPR的非阻塞访问提供足够的内部带宽。Oraces和I/O是由4个主要硬件元素实现的:多核导航器、TeraNet、多核共享内存控制器和超链接。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !