描述
AD9517-41提供多路输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为1.45 GHz至1.80 GHz。也可以使用高达2.4 GHz的外部VCO/VCXO。 AD9517-4具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。
AD9517-4具有四路LVPECL输出(分为两对)和四路LVDS输出(分为两对)。可以将每路LVDS输出重新配置为两路CMOS输出。LVPECL输出的工作频率达1.6 GHz,LVDS输出的工作频率达800 MHz,CMOS输出的工作频率达250 MHz。每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。LVPECL输出的分频范围为1至32。LVDS/CMOS输出的分频范围最高可达1024。AD9517-4提供48引脚LFCSP封装,可以采用3.3 V单电源供电。将电荷泵电源(VCP)与5V电压相连时,可以使用外部VCO,它需要更宽的电压范围。独立的LVPECL电源可以为2.5 V至3.3 V(标称值)。AD9517-4的额定工作温度范围为−40°C至+85°C工业温度范围。
特性
• 低相位噪声、锁相环
片内VCO的调谐频率范围为1.45 GHz至1.80 GHz
可选外部VCO/VCXO,最高达2.4 GHz
1路差分或2路单端基准输入
参考监控功能
自动/手动基准电压源切换/保持模式
自动从保持状态恢复
支持最高250 MHz的LVPECL、LVDS或CMOS基准
可编程PFD路径延迟
可选数字或模拟时钟检测
• 两对1.6 GHz LVPECL输出
每对输出共用1至32分频器和粗调相位延迟
加性输出抖动:225 fS 均方根值
通道间偏斜成对输出小于10 ps
• 两对800 MHz LVDS时钟输出
每对输出共用两个级联的1至32分频器和粗调相位延迟
加性输出抖动:275 S 均方根值
可以精调每路LVDS输出的延迟(Δt)