×

直接数字频率合成信号发生器的设计

消耗积分:0 | 格式:pdf | 大小:0.99 MB | 2023-10-30

江根磊

分享资料个

简介:简要介绍了基于现场可编程门阵列( FPGA)及直接频率合成信号发生器(DDS) 技术的信号发生器设计和实现。该设计采用C y c l o n e Ⅱ系列器件E P 2 C 8 Q 2 0 8 C 8 实现DDS 波形产生电路、D/A 转 换器控制及与ARM接口等功能,用先进精简指令单片机( ARM ) STM32 F103 进行频率控制字、相位控制字,频率输出显示等控制。由于FPGA 的晶振是5 0 M H z ,经 过增强型锁相环( P L L ) 后采样频率可达到2 5 0 M H z ,通过1 4 位4 0 0 M S P S 的高速数模转换器( D A C ) 和7 阶椭圆低通滤波器,最终输出的正弦波最大频率可达到7 0 M H z 。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !