一、 实验目的
l、掌握中规模集成译码器的逻辑功能和使用方法
2、熟悉数码管的使用
二、 实验原理
l、变量译码器(又称二进制译码器),以3线—8线译码器74LS138为例进行分析,图5—l(a)、(b)分别为其逻辑图及引脚排列。其中A2、A1、A0为地址输入端,0~7为译码输出端,S1、2、3为使能端。
表5—1为74LS138功能表
当S2=1,2+3=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,2+3=X时,或S1=X,2+3=l时,译码器被禁止,所有输出同时为1。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !