对于硬件工程师,有一种说法是,硬件工程师可以分为两类,一种是已经遇到了信号完成性问题、一种是将要遇到信号完成性问题。
在进行PCB板的设计时,对于低速芯片和电路,如果芯片时钟在10MHz以下,一般来说只需要布两层板,只要原理图没有问题,布板只需要布通就能够实现功能。
但是对于时钟频率、信号频率达到100MHz,或者对于小信号(uA甚至更小级别的信号)的处理,如果不考虑信号完整性问题,那么很有可能布出来的板子根本不能正常工作,或者存在很多不确定的BUG。因为此时对于PCB的互连线(这里的互连线不单单指导线等,而是任何能够实现电气上的连接的物理载体),我们不能简单把互连线当做理想的、透明的导体,而是各种电气元件的组合等。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !