×

基于Aptina HiSPi to Parallel Sensor Bridge图像传感器的参考设计

消耗积分:3 | 格式:pdf | 大小:50.06KB | 2021-01-09

分享资料个

说明

  • Aptina HiSPi到并行传感器桥参考设计。为了支持更高带宽的传感器,Aptina Imaging已推出了称为HiSPi的高速串行接口。 HiSPi接口可以从一到四个通道的串行数据以及一个时钟通道运行。每个信号都是差分信号,并且可以高达700 Mbps的速度运行。为了与使用传统并行总线的ISP接口,莱迪思创建了从HiSPi到并行格式的桥梁。 LatticeXP2-5或LatticeMachXO2-1200非易失性FPGA为HiSPi到并行桥接提供了一种高效且经济高效的解决方案

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !