随着集成电路的特征尺寸进入纳米尺度,相邻连线之间的电容耦合对电路时序的影响越来越大,并可能使得电路在运行时失效。本文综述了在集成电路中串扰效应的分析和测试技术方面的研究热点和最新研究进展,主要包括:在集总式互连线模型的基础上,阐述了串扰脉冲噪声和串扰引起时延的计算方法;基于时序、逻辑和电路的电参数的耦合线对的识别技术;考虑串扰时延效应的静态时序分析方法;最后还介绍了串扰故障的模型及相应的测试技术。本文也简要介绍了中国科学院计算机系统结构重点实验室在相关研究工作上的进展。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉