×

HDLC协议IP核的设计与实现

消耗积分:0 | 格式:pdf | 大小:未知 | 2023-11-08

分享资料个

简介:文中针对专用ASIC 芯片实现HDLC 协议针对性强,使用不灵活等特点,提出了使用FPGA IP 核来实现HDLC 接口的设计方案。HDLC IP 核包括3 个模块:对外接口模块、接收模块和发送模块。IP 核接收到新数据后存入接收FIFO,对外接口模块将接收到的数据通过总线将数据送入数据处理单元;当需要发送数据时数据处理单元通过总线将数据存入发送FIFO,启动发送模块将数据送出。接收和发送模块自动完成数据的" 插零" 及" 删零"操作。仿真结果表明该IP 核能够正确的接收和发送数据。该方法已在某雷达天线的同步引导数据的收发通信链路中,成功实现了双向数据通信。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !