| EDA-V实验系统简介 | 1 |
| 实验一 3-8译码器设计 | 11 |
| 1. 设计输入 | 11 |
| 2. 电路的编译与适配 | 15 |
| 3. 电路仿真与时序分析 | 16 |
| 4. 管脚的重新分配与定位 | 22 |
| 5. 器件的下载编程与硬件实现 | 23 |
| 实验二 全加器设计 | 27 |
| 实验三 4舍5入判别电路设计 | 28 |
| 实验四 优先权排队电路设计 | 29 |
| 实验五 数据比较器设计 | 30 |
| 实验六 平方器设计 | 32 |
| 实验七 8-3优先编码器设计 | 33 |
| 实验八 数据选择器设计 | 34 |
| 实验九 触发器功能的模拟实现 | 37 |
| 实验十 触发器的功能变换 | 40 |
| 实验十一 扫描显示电路的驱动 | 42 |
| 实验十二 用D触发器设计异步4位二进制加法计数器 | 45 |
| 实验十三 用JK触发器设计异步二—十进制减法计数器 | 46 |
| 实验十四 用74LS161两个宏连接成8位二进制同步计数器 | 47 |
| 实验十五 用74LS390两个宏连接成8位二—十进制异步计数器 | 48 |
| 实验十六 用74LS161采用清零和置数法组成六进制和十二进制计数器 | 49 |
| 实验十七 用D触发器和同步计数器加译码电路的方法构成7进制电路 | 50 |
| 实验十八 多功能寄存器 | 51 |
| 实验十九 ROM | 54 |
| 实验二十 SDRAM | 55 |
| 课程设计题目 | 57 |
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部1条评论
快来发表一下你的评论吧 !